Процессор Ingenic T40 сочетает ядра MIPS и RISC-V с AI-ускорителем

В прошлом году был представлен видеопроцессор Ingenic T31 с ядрами MIPS и RISC-V, включая инструкции SIMD128 Vector для глубокого обучения. Китайская компания представила новый процессор Ingenic T40, так же с ядрами MIPS и RISC-V, но с выделенным механизмом AI Engine, производительность до 8 TOPS

Читать далее «Процессор Ingenic T40 сочетает ядра MIPS и RISC-V с AI-ускорителем»

Android 10 портирован на платы, оснащённые процессором XuanTie C910 на базе архитектуры RISC-V

Всего за несколько лет архитектура RISC-V добилась большого прогресса, чего нельзя сказать о том, что требует ускорения 3D-графики. В конце этого года ожидается выпуск высокопроизводительного одноплатного компьютера BeagleV, построенного на архитектуре RISC-V с графическим процессором Imagination Technologies.

Читать далее «Android 10 портирован на платы, оснащённые процессором XuanTie C910 на базе архитектуры RISC-V»

Посылки от Pine64 – PinePhone postmarketOS Edition, плата PineCone BL602 и паяльник Pinecil

Сообщество Pine64 в прошлом году запустило несколько продуктов. Мы получили несколько из них, а именно PinePhone Community Edition: PostmarketOS, плата PineCone на базе процессора BL602 с архитектурой RISC-V и паяльник Pinecil, также на базе чипа RISC-V.

Читать далее «Посылки от Pine64 – PinePhone postmarketOS Edition, плата PineCone BL602 и паяльник Pinecil»

BeagleV – мощный SBC c Linux на базе открытой аппаратной архитектуры RISC-V стоимостью 119 долларов и выше

Запуск Linux на оборудовании RISC-V уже возможен, у вас будет выбор из низкоуровневых платформ, таких как Kendryte K210 или плат более высокого уровня, таких как SiFive HiFive Unmatched или PolarBerry, за которые вам придется отдать несколько сотен долларов или даже более тысячи долларов, чтобы получить полную систему.

Читать далее «BeagleV – мощный SBC c Linux на базе открытой аппаратной архитектуры RISC-V стоимостью 119 долларов и выше»

Cmsemicon ANT32RV56xx – это микроконтроллер RISC-V для беспроводной зарядки

В настоящее время архитектура RISC-V используется в различных микроконтроллерах общего назначенияAIoT процессорах, а также в IoT SoC WiFi и Bluetooth, таких как ESP32-C3 и BL602. Компания Allwinner также готовит к запуску в продажу свой процессор RISC-V и уже было рассмотрено не мало других разработок RISC-V в 2020 году.

Но теперь нам стало известно о другом специализированном микроконтроллере RISC-V от китайского производителя, а именно RISC-V микроконтроллере Cmsemicon ANT32RV56xx для беспроводных зарядных решений. Читать далее «Cmsemicon ANT32RV56xx – это микроконтроллер RISC-V для беспроводной зарядки»

BBC Dr Who Обзор HiFive Inventor Coding Kit – визуальное программирование Tynker и MicroPython

В конце ноября 2020 года было объявлено о выпуске BBC Doctor Who HiFive Inventor Coding Kit, целью которого должно стать обучения детей младшего возраста IoT. Но однажды мы заметили, что почтальон оставил посылку прямо у ворот нашего дома. Мы понятия не имели, что это могло быть, пока не прочитали на упаковке, что это было от SiFive.

Читать далее «BBC Dr Who Обзор HiFive Inventor Coding Kit – визуальное программирование Tynker и MicroPython»

Основные характеристики аппаратной и программной экосистемы RISC-V в 2020 году

В настоящее время в виртуальном мире проходит RISC-V Summit 2020, и RISC-V International, некоммерческая корпорация, стремящаяся стимулировать принятие и внедрение архитектуры набора команд RISC-V (ISA), воспользовалась случаем, чтобы напомнить нам о росте ISA в плане коммерческой адаптации, обучения и других проектов.

Читать далее «Основные характеристики аппаратной и программной экосистемы RISC-V в 2020 году»

Компания Andes добавляет кэш L2, поддержку многоядерных процессоров для ядер RISC-V с поддержкой Linux

В прошлом году компания Andes представила ядра RISC-V AndesCore 27-серии, поддерживающие Linux, с блоком векторной обработки для ускорения ИИ, в частности 32-битными ядрами A27 и 64-битными AX27. Примерно в то же время компания представила более дорогую серию AndesCore 45 (A45 и AX45), но мы почему-то пропустили анонс.

Читать далее «Компания Andes добавляет кэш L2, поддержку многоядерных процессоров для ядер RISC-V с поддержкой Linux»