SiFive Performance P550 — на сегодняшний день самый быстрый 64-битный процессор RISC-V


SiFive анонсировала два ядра RISC-V «Performance». Performance P550 на данный момент, должен быть самым быстрым 64-разрядным процессором RISC-V с показателем SPECInt 2006 8,65/ГГц, а также процессор с поддержкой Linux — Performance P270 с полной поддержкой векторного расширения RISC-V v1.0 rc.

SiFive Performance P550

Источник изображения:  LinuxGizmos

Особенности P550:

  • RISC-V RV64GBC ISA
  • 13-ступенчатый, 3-х выпускной высокопроизводительный внеочередной конвейер
  • Поддерживает многоядерную когерентность до 4 ядер в комплексе ядер
  • Частный кэш L1 размером 32 + 32 КБ и частный кэш L2 256 КБ на ядро
  • Кэш-память третьего уровня до 4 МБ в четырехъядерном кластере
  • SPECint 2006 — 8,65 / ГГц
  • 2,4 ГГц при 7 нм при занимаемой площади менее 0,25 мм

SiFive сравнивает ядро ​​Performance P550 с ядром Cortex-A75 от Arm с более высокой производительностью в тестах SPECint2006 и SPECfp2006 с целочисленной/плавающей запятой, все они имеют гораздо меньшую площадь, что позволило бы четырехъядерному кластеру P550 занимать примерно столько же места, сколько одно ядро Cortex-A75.

В последние дни ходили слухи о планах Intel по приобретению SiFive, и, хотя новости о приобретении еще не подтверждены, Intel заявляет, что будет использовать ядро ​​P550 Performance в будущей 7-нм платформе Intel Horse Creek. Эмбер Хаффман, научный сотрудник Intel и технический директор группы разработки IP в Intel, говорит:

Мы рады быть ведущим партнером SiFive по разработке, чтобы продемонстрировать общим клиентам впечатляющую производительность P550 на нашей 7-нм платформе Horse Creek. Комбинируя передовые IP-интерфейсы Intel, такие как DDR и PCIe, с высокопроизводительным процессором SiFive, Horse Creek станет ценным и расширяемым средством разработки передовых приложений RISC-V.

Неясно, будет ли Horse Creek сочетать ядра x86 с ядром RISC-V в гибридном процессоре, таком как платформа Lakefield, или в чистом процессоре RISC-V. У Anandtech есть больше предположений «платформ разработки».

SiFive Performance P270

Основные моменты P270:

  • RISC-V RV64GCBV ISA
  • 8-ступенчатый, двухпозиционный, упорядоченный процессор
  • 256-битный векторный модуль, обеспечивающий вычислительные возможности с полной поддержкой RISC-V Vector Extension v 1.0RC
  • Поддерживает многоядерную когерентность до 4 ядер в комплексе ядер
  • Частный кэш L1 размером 32 + 32 КБ и частный кэш L2 256 КБ на ядро
  • SPECint 2006 — 4,6 / ГГц

Как и ранее анонсированный SiFive Intelligence X280 , ядро ​​Performance P270 поддерживает перевод устаревшего кода SIMD / NEON в векторную сборку SiFive с помощью утилиты SiFive Recode.

Семейства SiFive Performance, Intelligence и Essential

В прошлом году Патрик Литтл присоединился к SiFive в качестве президента и генерального директора, и одним из его действий было разделение продуктов SiFive на три семейства:

  • Essential — устаревшее встраиваемое ядро ​​RISC-V SiFive, например U-Series, S-Series, E-Series
  • Intelligence — ядра RISC-V, оптимизированные для маломощного ускорения AI и ML
  • Performance — высокоэффективные ядра RISC-V, предназначенные для работы в сети,
    периферийных вычислений, автономных машин, базовых станций 5G, виртуальной / дополненной реальности

На странице продукта о новых ядрах SiFive Performance на данный момент имеется только ограниченная информация. 14 июля компания проведет веб-семинар, чтобы предоставить более подробную информацию.

Выражаем свою благодарность источнику из которого взята и переведена статья, сайту cnx-software.com.

Оригинал статьи вы можете прочитать здесь.

5 1 vote
Article Rating
Подписаться
Уведомление о
guest

Этот сайт использует Akismet для борьбы со спамом. Узнайте, как обрабатываются ваши данные комментариев.

0 Комментарий
Inline Feedbacks
View all comments