Ядро FreeRTOS теперь поддерживает архитектуру RISC-V

FreeRTOS является одной из самых популярных операционных систем, встречающихся во встраиваемых системах, и открытая архитектура RISC-V приобретает все большую популярность, поэтому неудивительно, что Amazon добавила поддержку архитектуры RISC-V в свое недавно выпущенное ядро ​​FreeRTOS.

Читать далее «Ядро FreeRTOS теперь поддерживает архитектуру RISC-V»

WCH CH572 — это RISC-V MCU с возможностью подключения Bluetooth LE

Компания Jiangsu Qinheng Co., Ltd, более известная как WCH, известна своими микросхемами USB и TTL, такими как CH340, но также предлагает различные беспроводные микроконтроллеры, в том числе некоторые компоненты Bluetooth/Zigbee на базе Arm Cortex-M0, такие как CH579.

Сегодня стало известно, что на веб-сайте WCH появился новый Bluetooth MCU: CH572 с ядром RISC-V MCU с частотой 60 МГц.

Читать далее «WCH CH572 — это RISC-V MCU с возможностью подключения Bluetooth LE»

Система на модуле ARIES M100PF PolarFire FPGA предназначена для промышленного применения и разработки RISC-V

В конце прошлого года компания MicroSemi представила PolarFire RISC-V FPGA SoC в качестве альтернативы Xilinx Zynq (Arm Cortex-A9 + FPGA) и UltraScale+ (Cortex A53 + FPGA). Ожидается, что массовое производство системы на кристалле начнется не позднее 2019 года, так что пока разработка продолжается на плате HiFive Unleashed RISC-V и ее плате расширения FPGA.

Тогда как MicroSemi PolarFire FPGA (без ядра RISC-V) уже доступен и компания ARIES Embedded планирует продемонстрировать первую систему на модуле PolarFire FPGA  на выставке Embedded World 2019, плата будет называться SoM M100PF и будет предназначена для промышленного применения.
Читать далее «Система на модуле ARIES M100PF PolarFire FPGA предназначена для промышленного применения и разработки RISC-V»

OpenISA VEGAboard сочетает в себе ядра RISC-V и ARM Cortex-M

Компания OpenISA выпустила Arduino совместимую разработку с RISC-V под названием VEGAboard, которая включает в себя микроконтроллер беспроводной сети RV32M1 с ядром RISC-V RI5CY, ядро RISC-V ZERO-RISCY, а также ядра Arm Cortex-M4F и Cortex-M0, сама радиосеть работает в диапазоне от 2.36 ГГц до 2.48 ГГц. Внешний микроконтроллер NXP Kinetis K26 Arm Cortex-M4 был добавлен к плате для отладки OpenSDA (открытый стандарт последовательного и отладочного адаптера) по одному USB-кабелю. Читать далее «OpenISA VEGAboard сочетает в себе ядра RISC-V и ARM Cortex-M»

Bluespec Flute — это 5-ступенчатый процессор RISC-V с открытым исходным кодом

Bluespec — американская компания, предоставляющая процессоры и инструменты разработки RISC-V, которые «ускоряют интеграцию, отладку и проверку встроенных систем». Их первой версией RISC-V был трехступенчатый процессор Piccolo, предназначенный для низкоуровневых встраиваемых систем и приложений IoT.

В настоящее время компания объявила о выпуске Bluespec Flute 5-ступенчатого процессора RISC-V с открытым исходным кодом с выпуском синтезируемого Verilog для голого ядра RV32IMA и ядра RV64IMA уровня супервизора.

Читать далее «Bluespec Flute — это 5-ступенчатый процессор RISC-V с открытым исходным кодом»

FPGA плата Fomu вставляется внутрь USB порта, поддерживает программное ядро RISC-V и Python

В самом начале этого года компания Sutajio Ko-usagi запустила крошечную аппаратную USB-плату с открытым исходным кодом, под называется Tomu, которая вставляется внутрь USB-порта. И теперь компания вернулась с другой платой аналогичной формы, но вместо микроконтроллера Silicon Labs EFM32 Arm Cortex-M0+, плата Fomu оснащена FPGA Lattice ICE40 UltraPlus. Читать далее «FPGA плата Fomu вставляется внутрь USB порта, поддерживает программное ядро RISC-V и Python»

Ядро BOOM RISC-V с открытыми исходными данными, работает на инстансах Amazon EC2 F1

Berkeley Out-of-Order Machine (BOOM) является ядром RV64G RISC-V с открытыми исходными данными, написаное на языке конструирования аппаратных средств Chisel и оптимизированное в основном для ASIC. Тем не менее, оно также может использоваться на FPGA, а разработчики поддерживают поток FireSim flow для запуска BOOM на более чем 90 МГц на Xilinx Ultrascale+ FPGA, это можно встретить в Amazon EC2 F1 instances.

Ядро BOOM было создано исследовательской группой из Калифорнийского университета в Беркли, у них была цель создать высокопроизводительное, синтезируемое и с задаваемыми параметрами ядро для исследований архитектуры. Читать далее «Ядро BOOM RISC-V с открытыми исходными данными, работает на инстансах Amazon EC2 F1»

Компания MicroSemi представляет PolarFire FPGA и RISC-V SoC

В прошлом мы рассматривали SoCs, состоящие из ядер Arm и FPGA — это SoCs Xilinx Zynq-7000 серии и MPSoCs Zynq UltraScale + , с двумя ядрами Arm Cortex A9 и четырьмя ядрами Cortex A53, соответственно.

Компания MicroSemi анонсировала альтернативу, основанную не на ядрах Arm, а, вместо этого, на базе ядер RISC-V от SiFive U54-MC в сочетании с PolarFire FPGA.

Читать далее «Компания MicroSemi представляет PolarFire FPGA и RISC-V SoC»